首页天道酬勤ne555定时器1秒电路图(555定时器引脚)

ne555定时器1秒电路图(555定时器引脚)

admin 12-08 02:03 876次浏览

一.职能概述

集成时基电路又称集成定时器或555电路,是一种应用广泛的数模混合中型集成电路。它是一个产生时间延迟和各种脉冲信号的电路。因为内部电压标准使用三个5K电阻,所以被命名为555电路。

55定时器是一种结合了模拟电路和数字电路的中型集成电路。使用灵活,逻辑功能强,内部比较器灵敏度高。此外,它采用差分通道的形式,由它形成的多谐振荡器的振荡频率受电源电压和温度的影响很小,因此很容易形成自己需要的各种电路。

二.555定时器集成芯片引脚图

三、555定时器集成芯片引脚功能

引脚1:连接外部电源VSS的负极端子或接地,通常接地。

引脚2:低电平触发端t1,当此引脚的电压低于1/3 VCC时有效。

引脚3:输出端输出。

引脚4:直接清除RST。当此端子连接到低电平时,时基电路不工作。此时,无论TL和TH是什么电平,时基电路的输出都是“0”,正常工作时该端应接高电平。

引脚5: CO为控制电压端子。如果此引脚外部连接有电压,两个内部比较器的参考电压可以改变。当此引脚不使用时,应通过一个0.01F(103)陶瓷电容接地,以防止高频干扰。

引脚6:高触发端TH,该引脚电压大于2/3 VCC时有效。

脚7:放电端子。该端子连接到放电管T的集电极,并用作定时器中电容器的放电引脚。

引脚8:外接电源VCC,双极时基电路VCC的范围是4.5-16V,CMOS时基电路VCC的范围是3-18V,一般用5V。

四.555定时器集成芯片的内部结构

它由两个电压比较器、三个5K等效串联电阻、一个rs触发器(由G1和G2组成)、一个放电晶体管T和一个功率输出级组成。它提供两个参考电压VR2(1/3 VCC)和VR1(2/3 VCC),如下图所示。

55定时器的功能主要由两个比较器决定。两个比较器的输出电压控制rs触发器和放电管T的状态.在电源和地之间施加电压,当五个引脚悬空时,电压比较器C1的非反相输入端的电压为2/3VCC,C2的反相输入端的电压为1/3VCC。如果低触发输入端t1的电压小于1/3 VCC,比较器C2的输出为0,可以将RS触发器置1,使输出端OUT=1,即输出电平高。如果高触发端TH的电压大于2/3 VCC,TR端的电压大于1/3 VCC,则C1的输出为0,C2的输出为1。RS触发器可以设置为0,使输出端OUT=0,即输出电平低。

综上所述,555时基电路的逻辑功能表如下,当8个引脚连接到电源VCC时,1个引脚接地,5个引脚未外接电压:

只有透彻理解这个功能图,才能灵活运用555集成芯片设计产品。

动词(verb的缩写)模拟测试

为了测试555定时器的功能,我们使用电子仿真软件MultisimV11.0对仿真电路进行了测试,如下图所示。

当A点电位为0V时,555定时器的低触发端(引脚2)有效,引脚3输出高电平,LED1点亮。

调节电位计R3可以改变点A的电位(从0到5V可变)。

当A点电位从0上升到4V(2/3 VCC)时,555定时器的高触发端(引脚6)有效,555定时器的引脚3输出跳至0V,LED1熄灭,如下图所示。

当A点的电位继续上升到5V时,555定时器的管脚3的输出电平将保持不变。

如果A点电位从5V降到2V,555定时器的低触发端(引脚2)有效,引脚3输出高电平,LED1点亮。

7码计划科学打法

综上所述,555时基电路的逻辑功能表如下,当8个引脚连接到电源VCC时,1个引脚接地,5个引脚未外接电压:

只有透彻理解这个功能图,才能灵活运用555集成芯片设计产品。

动词(verb的缩写)模拟测试

为了测试555定时器的功能,我们使用电子仿真软件MultisimV11.0对仿真电路进行了测试,如下图所示。

当A点电位为0V时,555定时器的低触发端(引脚2)有效,引脚3输出高电平,LED1点亮。

调节电位计R3可以改变点A的电位(从0到5V可变)。

当A点电位从0上升到4V(2/3 VCC)时,555定时器的高触发端(引脚6)有效,555定时器的引脚3输出跳至0V,LED1熄灭,如下图所示。

当A点的电位继续上升到5V时,555定时器的管脚3的输出电平将保持不变。

如果A点电位从5V降到2V,555定时器的低触发端(引脚2)有效,引脚3输出高电平,LED1点亮。

Cors实现java后端完全跨域实例C#多态的三种实现方式(小结)java离线地图web
51单片机的定时器是加计数的(51单片机中的定时器在哪) 现在程序员这个行业怎么样(it程序员后来都转行做什么了)
相关内容